班级规模及环境--热线:4008699035 手机:15921673576( 微信同号) |
坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。 |
上课时间和地点 |
上课地点:【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦 【石家庄分部】:河北科技大学/瑞景大厦
最近开课时间(周末班/连续班/晚班):请点击此处咨询在线客服 |
实验设备 |
☆资深工程师授课
☆注重质量
☆边讲边练
☆合格学员免费推荐工作
★实验设备请点击这儿查看★ |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、课程完成后,授课老师留给学员手机和Email,保障培训效果,免费提供课后答疑。
3、培训合格学员可享受免费推荐就业机会。 |
课程大纲 |
一、课程简介:
FPGA由于集成度高、体积小、功能丰富多样的IP类型、嵌入式CPU、并行处理能力高和接口资源丰富等特性,能够实现越来越复杂的功能,被广泛应用在消费电子、视频监控、医疗电子、汽车电子、工业控制,航空航天等诸多领域。
FPGA设计开发的质量直接影响到整个系统以及最终产品的质量和可靠性。因此,为了最大程度上提升其开发的质量和可靠性,需要在FPGA设计开发的的不同阶段进行完备而充分的验证,包括功能和时序验证等。而面对越来越复杂的FPGA系统,工程师需要一套更加合理的验证方法来应对;同时越来越庞大的设计也给时序验证提出了新的要求。所以,为进一步提升FPGA开发和验证人员的验证水平,提升其在开发过程中可靠性意识,特举办该培训班。
通过《FPGA验证方法与技术》课程的培训,学员能够了解到业界领先的FPGA验证方法,验证流程,验证规划和验证平台搭建等方面的内容;如何对FPGA系统设计开展完备和充分的验证;FPGA功能验证和时序验证的技术和方法;学习使用SystemVerilog语言搭建基于约束和覆盖率驱动的自动化验证平台方法,业界流行的验证方法学UVM(Unified Verification Methdology),以及基于Assertion(断言)的验证开发技术等。通过这些专题,以帮助工程师提高设计和验证效率,模拟复杂的验证场景的基本方法,从而提高FPGA的开发和验证水平。
课程采用授课和实验相结合,结合交流、讨论、案例分析等互动的方式,以便学员从理论和实践两方面深入了解FPGA验证方法和技巧。
培训对象
课程适合于使用FPGA器件进行科研、教学和产品开发和验证的工程师、教师等工程技术人员,也适合于相关专业领域的研究生和高年级本科生。
工具平台
培训课程使用的所有软硬件工具由培训方提供。使用的工具软件为Quartus II/ISE、ModelSim和Synopsys工具等。
课程内容:
专题1:FPGA验证方法、流程和规划
专题2:FPGA功能验证方法和技术
专题3:FPGA时序验证方法和技术
专题4:基于SystemVerilog的复杂FPGA验证平台设计技术
专题5:UVM验证方法学介绍和使用
课程特点:本课程讲师来自相关领域科研一线,具有扎实的理论功底和丰富的实践经验。课程内容结合了国外同类培训课程内容和培训讲师的科研教学实践,理论丰富,具有非常强的系统性和实用性,可以引导学员快速提高FPGA数字系统设计水平,更快创建设计,缩短开发时间,降低开发成本。
|