班级规模及环境--热线:4008699035 手机:15921673576( 微信同号) |
坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。 |
上课时间和地点 |
上课地点:【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦 【石家庄分部】:河北科技大学/瑞景大厦
最近开课时间(周末班/连续班/晚班):请点击此处咨询在线客服 |
实验设备 |
☆资深工程师授课
☆注重质量
☆边讲边练
☆合格学员免费推荐工作
★实验设备请点击这儿查看★ |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、课程完成后,授课老师留给学员手机和Email,保障培训效果,免费提供课后答疑。
3、培训合格学员可享受免费推荐就业机会。 |
课程大纲 |
|
-
- ● 课程目标
- 职场定位:Logic Design Engineer for FPGA/IC
本期目标:参加本期培训的学员应该掌握Verilog HDL硬件语言编程技巧,具备FPGA系统设计的硬件基础知识。逻辑设计是FPGA设计和IC设计中最重要的一部分,也是就业面很广的一部分。本期学习的 主要目标是精通FPGA和IC的逻辑设计,精通FPGA开发流程,强化学员对硬件描述语言(Verilog HDL)的理解和编码调试的能力,同时掌握复杂FPGA系统的结构设计方法。
序号 课程名称 课程内容 掌握要求
4 Verilog HDL语言高级编程技术 HDL语言编程FPGA系统开发中最重要的一部分,也是就业面最广的方向。本课程的主要目标是精通FPGA/IC的逻辑程序设计,精通Verilog HDL开发环境,强化学员对Verilog HDL的理解和编码调试的能力,包括系统仿真验证、测试台程序设计、任务、函数、有限状态机以及并行流水结构的设计。 精通
5 基于FPGA的数据采集系统设计 数据采集领域是FPGA最主要的应用领域, 本课程将教会学员如何从零开始设计一个基于FPGA的数据采集系统,内容包括AD芯片的选择、FPGA芯片选型、硬件电路设、FPGA采集程序设计和调试等。 掌握
6 基于FPGA的数字信号处理系统设计 数字信号处理是FPGA的一个新兴的应用领域,FPGA可以替换传统的DSP芯片或者高性能的CPU来完成数字信号的处理算法。本课程将教会学员在FPGA芯片上从零开始构建一个高性能的数字信号处理系统。内容包括算法的优化策略和方法、在线调试等整个流程。 了解
7 基于FPGA的SoPC系统设计 介绍基于FPGA的SoPC系统相关概念及开发流程,掌握NIOSII软核处理器的构建和裁减方法以及NIOSII下软件设计流程。了解NIOSII外设驱动涉及到的关键技术点,并重点学习用户自定义指令设计和自定义外设的驱动开发。 掌握
|